微机原理及接口技术复习总结计划总结计划

时间:2020-11-27 10:34:41 手机站 来源:网友投稿

第一章 计算机基础知识

本章的主要内容为不同进位计数制计数方法、 不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、 简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图 1 为本章的知识要点图,图 1.2 为计算机系统组成的示意图。

二 制数 (B)

第二章 8086 微处理器

八 制数 (Q)

本章要从应用角度上理解 8086CPU 的内部组成、编程结构、引脚信号功能、

数制

十六 制数 (H)

最小工作模式的系统配置、 8086 的存储器组织、基本时序等概念。下面这一章知识的结构图。

 十 制数 (D)

Intel 8086 微B) 理器

行 元 EU( AX

、BX 、 CX 、DX 、 SP、BP 、SI、 DI 、 志寄存器)

内部 成

符号数

生器(

8284)

系 配置

接口 元

BIU ( CS、 DS、 SS、 ES、IP)

(最小模式)

8086CPU

三 (DB 、 AB 、 CB)

第知三章

地址 /数据

8086

的指令系地统址 存器( 74LS373 、 8282)

奇偶校

本章重点是 8086CPU 指令的寻址方式,每条指令的格式、功能及标志的影

(8286、 74LS245)

数据收 器

响要章;同时还涉及到存储器单元的物理地址计算、

标志位填写和堆栈操作。

 下图为

引脚功能

地址 BHE/S7 、 ALE

本章知识结构图。

ASCII

地址

物理地址

点知

存 器 分段

(最小模式)

数据允 和收

DEN 、 DT/R

存 器

字符

立即数 址、寄存器 址、存 器 址 .

奇地址存 体( BHE )

写 RD、WR 、M/IO

地址、物理地址

存 器分体 BCD

、 INTA

指令格式

中断 INTR

、 NMI

指令功能

非 BCD志位影 响

控制

偶地址存 体( A0

算机系 成

HOLD 、HLDA

填写 志位

CLK 、 READY 、 TEST

堆 构

堆 操作(入 、出 )

(后 先出 )

堆 指 (SP)

周期

(T状 )

周期

指令周期

立即数 址

模式 MN/MX=5V

控制器

直接 址

中央 理器

(CPU)

运算器

寄存器 址

寄存器 接 址

主机

基本写 周期

ROM

存 器 址

半 体存 器

寄存器相 址

硬件

RAM

基址 址 址

串操作 址

中断响 序

外部

相 基址 址 址

I/O 端口 址

含 址

操作系 :如 DOS 、 Windows 、 Unix 、 Linux 等

I/O 送指令、 指令、有效地址 送指令、

数据 送 (通用数据 送指令、堆 指令、交 指令、

系 件

各种 算机 言 理 件:如 、解 、 等 件

志寄存器 送指令)

第四章 汇编语言程序设计

其他系 件

BCD 整指令)

算 运算 指令(加法指令,减法指令

,

乘法指令,除法指令,

本章主要内容是汇编语言类别、 伪指令语句格式和作用、 基本程序结构、 调

用程序和被调用程序之间数据传递途径以及汇编源程序上机调试过程。

用 用 件

指令( 运算指令、 移位操作指令)

用 件

本章重点是阅读程序和编写程序。下边是本章的知识结构图。

其他 用 件

串操作 指令(串 送、比 、 描、串存和取指令)

指令 句

符号定 指令

EQU、 =

控制 移 指令(条件和无条件 移、子程序 用和返回指令、子程序 用和返回、中断)

第五章 半导体存储器

指令 句

言 句

半导体存储器是用半导体器件作为存储介质的存储器。

  本章讨论半导体存储

数据定 指令

DB

、 DW

、 DD

理器控制 指令

宏指令 句

段定 指令

SEGMENT ENDS

序 构

程定 指令

PROC、 ENDP

程序基本 构

分支 构

ASSUME

寄存器 定

段指派 指令

器芯片的类型、存储原理、引脚功能、如何与 CPU(或系统总线)连接等问题。

本章知识结构图如下。

存储器作用

存放程序和数据

只存放二进制数

SRAM

RAM

DRAM

半导体存储器芯片分类

掩模 ROM

ROM

PROM

`

第六章识

输入输出接口

PROM

EPROM

本章讨论输入要

/ 输出接口的基本概念,包括输入

/输出接口的作用、内部结构、传送信息的分

EEROM

析、点IO 端口编址以及主机通过接口与外设之间数据传送的方式。

下边是本章的知识结构图。

存储器芯片

存储容量

引脚功能

第七章

中断与中断控制器

接口作用

控制信息

计算芯片数

本章主要内容:中断的基本概念、

CPU 响应中断的条件、中断响应过程、中断服务程序的

主存储器设计

接口传送信息的种类

状态信息

与系统连接

执行;8086/8088

中断系统; 可编程中断控制器

8259A

的引脚功能、 编程结构以及工作工程。

地址分配、片选逻辑、控制选择

中断概念

数据信息(开关量、脉冲量、数据量、模拟量)

第八章

定时器 /计数器

8253 及应用

全译码

单独编址

本章主要内容是定时器

/计算器的应用场合; 如何实现定时 /计数;可编程计数器 /定时器 8253

中断源

中断源的中断优先级别

芯片的内部结构、引脚功能、计数原理、

6 种工作方式下的工作条件和统输一出编波址形特征。下边

线译码

是知识要点图。

中断判优

中断服务

中断返回

中断请求

中断响应

主机通过接口与外设数据传软送件方:式延时子程序

中断优先级排队

实现中断硬与件返:回数字逻辑电路

定时 / 计数的实现下

中断系统功能

识本

采用可编程定时器

/计数器

中断嵌套

要章

引脚功能

(高级中断请求能中断低级中断服务)

可编程定时器 /计数器 8253

通道的编程结构

通道的 6 种工作方式

简单的 I/O

芯片的使用

软件查询

芯片的使用:硬件连线、软件编程

中断优先级控制

硬件查询(菊花链)

无条件传送

程序控制方式

方式 0:计数结束中断方式

实现中断与返回

可编程中有断条控件制传器送 (PIC)查询 )

8253 的工

方式 1:可重新触发单稳态输出方式

方式 2:分频器方式

数据传送方式

中断控制方式

作方式

全嵌套方式

方式 3:方波发生器方式

方式 4:软件选通触发特方殊式全嵌套方式

优先级设置方式

直接存储器存取控制方式 (DMA)

优先级自动循环方式

方式 5:硬件选通触发方式

8255 的

可编程并行接口

8255:功能、内部结构框图及功能、引脚及功能、

优先级特殊循环方式

工作方式、 8255 的设置(初始化)及控制字和状态字、 8255

的使用(硬件

设计及软件设计)以及与打印机、 ADC的控制连接等等。

8259A 的

自动 EOI

结束方式

第九章 A/D 和 D/A 转换

中断管理

中断结束方式

普通 EOI

结束方式

本章重点是 A/D 转换的任务和转换原理, D/A 转换的任务和转换原理, 常用 A/D 转换器 (ADC)

方式

特殊 EOI 结束方式

实现中断优先级控制

集成芯片和 D/A

转换器 (DAC) 集成芯片的外部引脚功能、 内部结构、 工作过程、 性能指标以

及实际应用。

中断屏蔽方式

边沿触发方式

数字量

A/D

:模拟量

转换任务

电平触发方式

中断请求引入方式

模拟量

D/A :数字量

中断查询方式

基准电压、权电阻解码网络

A/D

基准电压、 T 型电阻解码网络

转换原理

常用方法

D/A

逐次逼近式,计数器式

积分式,并联式

硬件连线:同微机系统总线的连接

集成芯片使用

软件编程:控制转换,控制数字量传送

ADC :将 CPU 处理后的数字量转换为模拟量

集成芯片应用场合

将 CPU 处理后的数字量转换为模拟量,送控制现场

DAC

如下图所示, 以 8088 微处理器为核心的

IBM PC/XT

机与 DAC0832 连接,实现波形发生器。

与运算放大器一起组成各种波形发生器

IBM PC/XT 机使用 10 根地址线 A0~A9 寻址 I/O 端口, AEN 为地址允许信号,低电平时选

中端口。DAC0832 的参考电压

VREF=-5V,

VREF 的范围为 0~5V, 计算式为

Vout 1

N

,其中, N 是由 DAC0832

转换的数字量对应的十进制值。

V out 的输出

VREF

255

范围是 -5V~5V 。

根据下图一所示的 DAC0832 的硬件连接,说明其工作方式。

假如 DAC0832 端口地址为 140H, 请在下图一中画出相应的译码电路。

现有 1ms 的延时子程序 DELAY , 请编写程序片段实现输出右图二的所示波形。

  • 下载文档
  • 收藏
  • 0

推荐访问:计划总结 计划 微机 复习 微机原理及接口技术复习总结计划总结计划

版权声明 :以上文章中选用的图片文字均来源于网络或用户投稿 ,如果有侵权请立即联系我们 , 我们立即删除 。